

Escuela de Ingeniería

Microcontroladores y sistemas embebidos

Manual del 8051

Presenta: Jorge Tomás Araujo González

Tijuana, B. C., 5 de febrero de 2023

## Arquitectura Interna



## Arquitectura Externa



# Información de los puertos

 $32\ de$  los  $40\ pines$  funcionan como entrada / salida;  $24\ de$  ellos son de propósito dual.

Las 8 líneas de cada puerto pueden ser tratadas como unidad cuando se interactúa con dispositivos paralelos como impresoras. De igual manera, cada línea puede operar independientemente como un solo bit.

**Puerto 0**. Es un puerto de doble propósito en los pines 32-39. En diseños con componentes mínimos, es utilizado como puerto de entrada / salida de propósito general. Para diseños con memoria externa, se convierte en una dirección multiplexada y bus de datos.

**Puerto 1.** Es un puerto dedicado a entradas / salidas en los pines 1-8. Los pines están disponibles para interactuar con dispositivos externos como sea requerido.

**Puerto 2.** (pines 21-28) puerto de doble propósito, que funciona como entrada / salida, o como el byte mayor del bus de direcciones para diseños con código de memoria externa o más de 256 bytes de datos de memoria externa.

**Puerto 3.** Es un puerto de doble propósito (pines 10-17). Puede funcionar como entrada / salida y otras funciones presentadas en la tabla 1.

| Bit  | Name                   | Bit Address | Alternate Function                |
|------|------------------------|-------------|-----------------------------------|
| P3.0 | RXD                    | вон         | Receive data for serial port      |
| P3.1 | TXD                    | B1H         | Transmit data for serial port     |
| P3.2 | <b>INTO</b>            | B2H         | External interrupt 0              |
| P3.3 | INT1                   | В3Н         | External interrupt 1              |
| P3.4 | TO                     | B4H         | Timer/counter 0 external input    |
| P3.5 | T1                     | B5H         | Timer/counter 1 external input    |
| P3.6 | WR                     | В6Н         | External data memory write strobe |
| P3.7 | $\overline{\text{RD}}$ | B7H         | External data memory read strobe  |
| P1.0 | T2                     | 90H         | Timer/counter 2 external input    |
| P1.1 | T2EX                   | 91H         | Timer/counter 2 capture/reload    |

Tabla 1. Funciones alternas de los puertos 1 y 3.

**PSEN (Program Store Enable).** Es una señal de salida en el pin 29. Esta señal habilita el programa de una memoria externa. Usualmente se conecta al pin Output Enable (OE) de la EPROM para permitir la lectura de los bytes del programa.

**ALE (Address Latch Enable).** Señal de salida en el pin 30 para demultiplexado de direcciones y bus de datos. Cuando el puerto 0 está en su modo alternado, ALE es la señal que hace un latch de la dirección a un registro externo durante la primera mitad del ciclo de memoria.

**EA** (External Access). Esta señal (pin 31), generalmente se encuentra en estado alto o bajo. Si está en alto, el 8051 ejecuta programas de la ROM interna cuando se está ejecutando en la parte inferior 4K/8K de la memoria. Si está en bajo, los programas solo se ejecutan de la memoria externa. Si EA se encuentra en estado bajo, la ROM interna se deshabilita y los programas se ejecutan de la EPROM externa.

RST (Reset). La entrada de pulso de reset se encuentra en el pin 9. Cuando la señal se torna en alto por al menos dos ciclos máquina, los registros internos se cargan con valores apropiados para volver a iniciar el sistema. Para funcionamiento normal, RST se está en bajo.

**Entradas de oscilador.** Las entradas 18 y 19 son para conectar un cristal oscilador de 12MHz y se necesitan capacitores estabilizadores. El reloj interno no necesariamente tiene que ser controlado por un cristal, se puede conectar una fuente de reloj TTL.

**Conexiones de alimentación.** El 8051 opera con tan solo 5V. La conexión de Vcc se encuentra en el pin 40, y tierra en el pin 20.



## Estructura de Memoria del 8051

|                          | Byte<br>address | Bit address                                        | Byte<br>address | Bit address             |      |
|--------------------------|-----------------|----------------------------------------------------|-----------------|-------------------------|------|
|                          | 7F              |                                                    | FF              |                         | l    |
|                          | /1              |                                                    | F0              | F7 F6 F5 F4 F3 F2 F1 F0 | В    |
|                          |                 | General purpose                                    | E0              | E7 E6 E5 E4 E3 E2 E1 E0 | ACC  |
|                          |                 | RAM                                                | D0              | D7 D6 D5 D4 D3 D2 - D0  | PSW  |
|                          | 30              |                                                    | В8              | -   -   BC BB BA B9 B8  | ΙP   |
|                          | 2F<br>2E        | 7F 7E 7D 7C 7B 7A 79 78<br>77 76 75 74 73 72 71 70 | В0              | B7 B6 B5 B4 B3 B2 B1 B0 | P3   |
| 2                        | 2D<br>2C        | 6F 6E 6D 6C 6B 6A 69 68<br>67 66 65 64 63 62 61 60 | A8              | AF ACABAA A9 A8         | IE   |
| or addressable recauting | 2B<br>2A        | 5F 5E 5D 5C 5B 5A 59 58<br>57 56 55 54 53 52 51 50 | A0              | A7 A6 A5 A4 A3 A2 A1 A0 | P2   |
| 3                        | 29              | 4F 4E 4D 4C 4B 4A 49 48                            |                 |                         |      |
| Í                        | 28              | 47 46 45 44 43 42 41 40                            | 99              | not bit addressable     | SBUF |
| 9                        | 27              | 3F 3E 3D 3C 3B 3A 39 38                            | 98              | 9F 9E 9D 9C 9B 9A 99 98 | SCON |
| ĺ                        |                 | 37 36 35 34 33 32 31 30                            |                 |                         |      |
| ŝ                        |                 | 2F 2E 2D 2C 2B 2A 29 28                            | 90              | 97 96 95 94 93 92 91 90 | P1   |
| 1                        | 24              | 27 26 25 24 23 22 21 20                            |                 |                         |      |
|                          | 23              | 1F 1E 1D 1C 1B 1A 19 18                            | 8D              | not bit addressable     | TH1  |
|                          | 22              | 17 16 15 14 13 12 11 10                            | 8C              | not bit addressable     | TH0  |
|                          |                 | OF 0E 0D 0C 0B 0A 09 08                            | 8B              | not bit addressable     | TLI  |
|                          | 20              | 07 06 05 04 03 02 01 00                            | 8A              | not bit addressable     | TL0  |
|                          | 1F              | Bank 3                                             | 89              | not bit addressable     | TMOD |
|                          | 18              | Duin 5                                             | 88              | 8F 8E 8D 8C 8B 8A 89 88 | TCON |
|                          | 17              | Bank 2                                             | 87              | not bit addressable     | PCON |
|                          | 10              | Dank 2                                             |                 |                         |      |
|                          | 0F              | Bank 1                                             | 83              | not bit addressable     | DPH  |
|                          | 08              | Dank 1                                             | 82              | not bit addressable     | DPL  |
|                          | 07              | Default register                                   | 81              | not bit addressable     | SP   |
|                          | 00              | bank for R0-R7                                     | 80              | 87 86 85 84 83 82 81 80 | P0   |
|                          |                 |                                                    | •               |                         |      |

RAM

SPECIAL FUNCTION REGISTERS

## Mapeo de memoria

El 8051 tiene un mapeo de memoria de 64 KB, pero solo 32 KB son accesibles debido a limitaciones en su arquitectura. La memoria se divide en varios bloques, cada uno con un propósito específico:

- 0-7Fh (128 bytes): Registros de sistema y de control del microcontrolador
- 80h-FFh (128 bytes): Registros de usuario y RAM
- 100h-1FFh (256 bytes): RAM extendida
- 2000h-FFFFh (49664 bytes): Memoria externa



El registro de sistema incluye registros como A (registro acumulador), B, R0-R7 (registros generales), DPTR (Dirección de Puntero de Datos), PC (Contador de Programa), PSW (Palabra de Estado) y otros.

El registro de usuario y la RAM se utilizan para almacenar variables y datos intermedios durante la ejecución del programa. La RAM extendida permite al microcontrolador acceder a una cantidad adicional de 256 bytes de memoria.

La memoria externa se utiliza para almacenar programas y datos más grandes. Este bloque de memoria se accede a través del registro DPTR y es opcional, ya que el microcontrolador puede funcionar sin él.



#### Set de instrucciones

| Mnemonic  | Instruction      | Description                                | Addressing Mode | # of Bytes | # of Cycle |
|-----------|------------------|--------------------------------------------|-----------------|------------|------------|
| MOV       | A, #Data         | A ← Data                                   | Immediate       | 2          | 1          |
|           | A, Rn            | A ← Rn                                     | Register        | 1          | 1          |
|           | A, Direct        | A ← (Direct)                               | Direct          | 2          | 1          |
|           | A, @Ri           | A ← @Ri                                    | Indirect        | 1          | 1          |
|           | Rn, #Data        | Rn ← data                                  | Immediate       | 2          | 1          |
|           | Rn, A            | Rn ← A                                     | Register        | 1          | 1          |
|           | Rn, Direct       | Rn ← (Direct)                              | Direct          | 2          | 2          |
|           | Direct, A        | (Direct) ← A                               | Direct          | 2          | 1          |
|           | Direct, Rn       | (Direct) ← Rn                              | Direct          | 2          | 2          |
|           | Direct1, Direct2 | (Direct1) ← (Direct2)                      | Direct          | 3          | 2          |
|           | Direct, @Ri      | (Direct) ← @Ri                             | Indirect        | 2          | 2          |
|           | Direct, #Data    | (Direct) ← #Data                           | Direct          | 3          | 2          |
|           | @Ri, A           | @Ri ← A                                    | Indirect        | 1          | 1          |
|           | @Ri, Direct      | @Ri ← Direct                               | Indirect        | 2          | 2          |
|           | @Ri, #Data       | @Ri ← #Data                                | Indirect        | 2          | 1          |
|           | DPTR, #Data16    | DPTR ← #Data16                             | Immediate       | 3          | 2          |
| MOVC      | A, @A+DPTR       | A ← Code Pointed by A+DPTR                 | Indexed         | 1          | 2          |
|           | A, @A+PC         | A ← Code Pointed by A+PC                   | Indexed         | 1          | 2          |
|           | A, @Ri           | A ← Code Pointed by Ri (8-bit Address)     | Indirect        | 1          | 2          |
| MOVX      | A, @DPTR         | A ← External Data Pointed by DPTR          | Indirect        | 1          | 2          |
| 300000000 | @Ri, A           | @Ri ← A (External Data 8-bit Addr)         | Indirect        | 1          | 2          |
|           | @DPTR, A         | @DPTR ← A (External Data 16-bit Addr)      | Indirect        | 1          | 2          |
|           | ( AT ( )         |                                            | ELE             | CTRONIC    | AUS        |
| PUSH      | Direct           | Stack Pointer SP ← (Direct)                | Direct          | 2          | 2          |
| POP       | Direct           | (Direct) ← Stack Pointer SP                | Direct          | 2          | 2          |
| XCH       | Rn               | Exchange ACC with Rn                       | Register        | 1          | 1          |
|           | Direct           | Exchange ACC with Direct Byte              | Direct          | 2          | 1          |
|           | @Ri              | Exchange ACC with Indirect RAM             | Indirect        | 1          | 1          |
| XCHD      | A, @Ri           | Exchange ACC with Lower Order Indirect RAM | Indirect        | 1          | 1          |

| Mnemonic | Instruction | Description                                                          | Addressing Mode | # of Bytes     | # of Cycles |
|----------|-------------|----------------------------------------------------------------------|-----------------|----------------|-------------|
| ADD      | A, #Data    | A ← A + Data                                                         | Immediate       | 2              | 1           |
|          | A, Rn       | A ← A + Rn                                                           | Register        | 1              | 1           |
|          | A, Direct   | A ← A + (Direct)                                                     | Direct          | 2              | 1           |
|          | A, @Ri      | A ← A + @Ri                                                          | Indirect        | 1              | 1           |
| ADDC     | A, #Data    | A ← A + Data + C                                                     | Immediate       | 2              | 1           |
|          | A, Rn       | A ← A + Rn + C                                                       | Register        | 1              | 1           |
|          | A, Direct   | A ← A + (Direct) + C                                                 | Direct          | 2              | 1           |
|          | A, @Ri      | A ← A + @Ri + C                                                      | Indirect        | 1              | 1           |
| SUBB     | A, #Data    | A ← A – Data – C                                                     | Immediate       | 2              | 1           |
|          | A, Rn       | A ← A – Rn – C                                                       | Register        | 1              | 1           |
|          | A, Direct   | A ← A – (Direct) – C                                                 | Direct          | 2              | 1           |
|          | A, @Ri      | A ← A – @Ri – C                                                      | Indirect        | 1              | 1           |
| MUL      | AB          | Multiply A with B (A ← Lower Byte of A*B and B ← Higher Byte of A*B) |                 | 1              | 4           |
| DIV      | AB          | Divide A by B  (A ← Quotient and B ←  Remainder)                     |                 | 1<br>LECTRONIC | 4           |
| DEC      | A           | A ← A − 1                                                            | Register        | 1              | 1           |
| DEC      | Rn          | Rn ← Rn – 1                                                          | Register        | 1              | 1           |
|          | Direct      | (Direct) ← (Direct) – 1                                              | Direct          | 2              | î           |
|          | @Ri         | @Ri ← @Ri – 1                                                        | Indirect        | Ĩ.             | 1           |
| INC      | A           | A ← A + 1                                                            | Register        | 1              | 1           |
|          | Rn          | Rn ← Rn + 1                                                          | Register        | 1              | 1           |
|          | Direct      | (Direct) ← (Direct) + 1                                              | Direct          | 2              | 1           |
|          | @Ri         | @Ri ← @Ri + 1                                                        | Indirect        | 1              | 1           |
|          | DPTR        | DPTR ← DPTR + 1                                                      | Register        | 1              | 2           |
| DA       | A           | Decimal Adjust Accumulator                                           |                 | 1              | 1           |

| Mnemonic | Instruction   | Description                    | Addressing Mode | # of Bytes | # of Cycle |
|----------|---------------|--------------------------------|-----------------|------------|------------|
| ANL      | A, #Data      | A ← A AND Data                 | Immediate       | 2          | 1          |
|          | A, Rn         | A ← A AND Rn                   | Register        | 1          | 1          |
|          | A, Direct     | A ← A AND (Direct)             | Direct          | 2          | 1          |
|          | A, @Ri        | A ← A AND @Ri                  | Indirect        | 1          | 1          |
|          | Direct, A     | (Direct) ← (Direct) AND A      | Direct          | 2          | 1          |
|          | Direct, #Data | (Direct) ← (Direct) AND #Data  | Direct          | 3          | 2          |
| ORL      | A, #Data      | A ← A OR Data                  | Immediate       | 2          | 1          |
|          | A, Rn         | A ← A OR Rn                    | Register        | 1          | 1          |
|          | A, Direct     | A ← A OR (Direct)              | Direct          | 2          | 1          |
|          | A, @Ri        | A ← A OR @Ri                   | Indirect        | 1          | 1          |
|          | Direct, A     | (Direct) ← (Direct) OR A       | Direct          | 2          | 1          |
|          | Direct, #Data | (Direct) ← (Direct) OR #Data   | Direct          | 3          | 2          |
| XRL      | A, #Data      | A ← A XRL Data                 | Immediate       | 2          | 1          |
|          | A, Rn         | A ← A XRL Rn                   | Register        | 1          | 1          |
|          | A, Direct     | A ← A XRL (Direct)             | Direct          | 2          | 1          |
|          | A, @Ri        | A ← A XRL @Ri                  | Indirect        | 1          | 1          |
|          | Direct, A     | (Direct) ← (Direct) XRL A      | Direct          | 2          | 1          |
|          | Direct, #Data | (Direct) ← (Direct) XRL #Data  | Direct          | 3          | 2          |
| CLR      | A             | A← 00H                         |                 | 1          | 1          |
| CPL      | A             | A ← A                          |                 | 1          | 1          |
|          |               |                                |                 | LECTRONIC  | S-U3       |
| RL       | A             | Rotate ACC Left                | -               | 1          | 1          |
| RLC      | A             | Rotate ACC Left through Carry  | **              | 1          | 1          |
| RR       | A             | Rotate ACC Right               | -               | 1          | 1          |
| RRC      | A             | Rotate ACC Right through Carry |                 | 1          | 1          |
| SWAP     | A             | Swap Nibbles within ACC        |                 | 1          | 1          |

| Mnemonic | Instruction | Description                                | # of Bytes | # of Cycles  |
|----------|-------------|--------------------------------------------|------------|--------------|
| CLR      | C           | C ← 0 (C = Carry Bit)                      | 1          | 1            |
|          | Bit         | Bit ← 0 (Bit = Direct Bit)                 | 2          | 1            |
|          |             |                                            |            |              |
| SET      | C           | C ← 1                                      | 1          | 1            |
|          | Bit         | Bit ← 1                                    | 2          | 1            |
|          |             |                                            |            |              |
| CPL      | C           | c <b>←</b> c                               | 1          | 1            |
|          | Bit         | Bit ← Bit                                  | 2          | 1            |
| ANL      | C, /Bit     | C ← C. Bit (AND)                           | 2          | 1            |
|          | C, Bit      | C ← C . Bit (AND)                          | 2          | 1            |
| ORL      | C, /Bit     | $C \leftarrow C + \overline{Bit}(OR)$      | 2          | 1            |
|          | C, Bit      | C ← C + Bit (OR)                           | 2          | 1            |
| MOV      | C, Bit      | C ← Bit                                    | 2          | 1            |
|          | Bit, C      | Bit ← C                                    | 2          | 2            |
|          |             |                                            | ELECTRO    | 2000 Samened |
| JC       | rel         | Jump is Carry (C) is Set                   | 2          | 2            |
| JNC      | rel         | Jump is Carry (C) is Not Set               | 2          | 2            |
| JВ       | Bit, rel    | Jump is Direct Bit is Set                  | 3          | 2            |
| JNB      | Bit, rel    | Jump is Direct Bit is Not Set              | 3          | 2            |
| ЈВС      | Bit, rel    | Jump is Direct Bit is Set and<br>Clear Bit | 3          | 2            |

| Mnemonic | Instruction     | Description                                                                  | # of Bytes | # of Cycles |
|----------|-----------------|------------------------------------------------------------------------------|------------|-------------|
| ACALL    | ADDR11          | Absolute Subroutine Call $PC + 2 \rightarrow (SP)$ ; ADDR11 $\rightarrow PC$ | 2          | 2           |
| LCALL    | ADDR16          | Long Subroutine Call<br>PC + 3 → (SP); ADDR16 → PC                           | 3          | 2           |
| RET      |                 | Return from Subroutine<br>(SP) → PC                                          | 1          | 2           |
| RETI     | 7-4             | Return from Interrupt                                                        | 1          | 2           |
| AJMP     | ADDR11          | Absolute Jump<br>ADDR11 → PC                                                 | 2          | 2           |
| LJMP     | ADDR16          | Long Jump<br>ADDR16 → PC                                                     | 3          | 2           |
| SJMP     | rel             | Short Jump $PC + 2 + rel \rightarrow PC$                                     | 2          | 2           |
| JMP      | @A + DPTR       | $A + DPTR \rightarrow PC$                                                    | 1          | 2           |
| JZ       | rel             | If A=0, Jump to PC + rel                                                     | 2          | 2           |
| JNZ      | rel             | If A ≠ 0, Jump to PC + rel                                                   |            |             |
| CJNE     | A, Direct, rel  | Compare (Direct) with A. Jump<br>to PC + rel if not equal                    | 3          | 2           |
|          | A, #Data, rel   | Compare #Data with A. Jump to<br>PC + rel if not equal                       | 3          | 2           |
|          | Rn, #Data, rel  | Compare #Data with Rn. Jump<br>to PC + rel if not equal                      | 3          | 2           |
|          | @Ri, #Data, rel | Compare #Data with @Ri. Jump<br>to PC + rel if not equal                     | 3          | 2           |
|          |                 |                                                                              | ELECTRO    | VICS EUB    |
| DJNZ     | Rn, rel         | Decrement Rn. Jump to PC + rel<br>if not zero                                | 2          | 2           |
|          | Direct, rel     | Decrement (Direct). Jump to PC<br>+ rel if not zero                          | 3          | 2           |
| NOP      |                 | No Operation                                                                 | 1          | 1           |

### Modos de direccionamiento

El modo de direccionamiento es una combinación de direccionamiento directo e indirecto.

El direccionamiento directo implica que la dirección de la memoria se especifica explícitamente en el código. Por ejemplo, el código MOV A, #34 significa que se mueve el valor 34 al registro A.

Por otro lado, el direccionamiento indirecto implica que la dirección de la memoria se almacena en un registro, y se utiliza ese registro para acceder a los datos. Por ejemplo, el código MOV R0, #30 significa que se mueve el valor 30 al registro R0. Después, el código MOV A, @R0 significa que se mueve el valor almacenado en la dirección apuntada por R0 al registro A.

El 8051 también tiene un registro DPTR (Dirección de Puntero de Datos) que se utiliza para acceder a datos en la memoria externa. Este registro es de 16 bits, lo que permite acceder a direcciones de memoria de hasta 65.536 bytes.

En resumen, el modo de direccionamiento del 8051 es una combinación de direccionamiento directo, indirecto a través de los registros R0, R1 y R2, y direccionamiento indirecto a través del registro DPTR. Esto permite al 8051 acceder a la memoria de forma flexible y eficiente, lo que es esencial para muchas aplicaciones.

- Immediate Addressing (MOV A, #20H)
- Direct Addressing (MOV A, 30H)
- Indirect Addressing (MOV A, @R0)
- External Direct Addressing (MOVX A, @DPTR)
- Code Indirect Addressing (MOV C A, @A+DPTR)

### Funciones principales del 8051

- Interrupciones externas y temporizador/contador: el 8051 es capaz de responder a interrupciones externas, así como a interrupciones generadas por un temporizador/contador interno.
- Comunicación serial: el 8051 es capaz de comunicarse con otros dispositivos mediante una interfaz de comunicación serial, como, por ejemplo, el protocolo RS-232.
- Memoria: el 8051 cuenta con una memoria RAM de 128 bytes y una memoria ROM de 4Kb.
- Procesamiento de datos: el 8051 es capaz de realizar operaciones aritméticas básicas, lógicas y de desplazamiento.
- Puertos paralelos: el 8051 cuenta con dos puertos paralelos programables para la conexión de periféricos externos.

## Registros

Los registros del 8051 son nombres cortos para almacenar valores en un microcontrolador 8051. Estos registros sirven para guardar datos y direcciones. Están compuestos por 8 registros de 8 bits: A, B, R0, R1, R2, R3, R4, R5, R6, R7 y 3 registros de 16 bits: DPTR, PC y SP. Estos registros están compuestos de bits, los cuales se usan para controlar variables, procesar datos y controlar la ejecución de instrucciones.

### Comunicación

El 8051 es un microcontrolador con una variedad de opciones de comunicación, como la comunicación serial, la comunicación paralela, la comunicación por infrarrojos, la comunicación por radiofrecuencia, la comunicación por Bluetooth, la comunicación por USB y la comunicación por Ethernet. Estas opciones permiten que el 8051 se conecte a otros dispositivos para transferir y recibir datos.



Diagrama de bloques de una microcomputadora





Actividad del bus en el ciclo fetch.